7 nm, 5 nm, 3 nm. Cuanto más pequeños sean los MOSFET y los FinFET, más circuitos serán posibles en la misma superficie. Sin embargo, el desarrollo se topa con un límite muy práctico: el radio atómico.
#2 No hacen falta muchos estudios. A esas escalas, la física tradicional ya no aplica muy bien y hay que usar mecánica cuántica para estudiar cómo se comportarían en realidad esos chips tan pequeños.
Hace tiempo leí que bajando de los 2nm el efecto túnel cuántico haría imposible la circulación de electrones controlada. O han dado con algo o es solo marketing.
Comentarios
Seal of approval
No había un estudio que decía que no se podía bajar de x nm?
#2 No hacen falta muchos estudios. A esas escalas, la física tradicional ya no aplica muy bien y hay que usar mecánica cuántica para estudiar cómo se comportarían en realidad esos chips tan pequeños.
#2 tres, si no se me pasó algo por alto en el artículo.
#4 si me suena haber leído en otros artículos que el límite físico eran 3nm, estuve buscando esa cifra en el artículo pero se me pasaría
#5 #2 No hay consenso en eso, ya se esta trabajando en 1.6 y 1.4nm de hecho...
Si quereis ver un poco el estado del arte ( si, es 2019, pero mas o menos se habla de lo proyectado hasta 2024 y mas ) y las potenciales batallas...
Hace tiempo leí que bajando de los 2nm el efecto túnel cuántico haría imposible la circulación de electrones controlada. O han dado con algo o es solo marketing.